Por favor, use este identificador para citar o enlazar este ítem: http://repositoriocyt.unlam.edu.ar/handle/123456789/1405
Registro completo de metadatos
Campo DC Valor Lengua/Idioma
dc.rights.licenseLicencia Creative Commons Atribución-NoComercial 2.5 Argentina (CC BY NC 2.5 AR)spa
dc.creatorGho, Edgardo Albertospa
dc.date2022spa
dc.date.accessioned2023-03-31T22:17:11Z-
dc.date.available2023-03-31T22:17:11Z-
dc.identifier.citationGho, E. A. (2022). Penalidades en lecturas no alineadas dentro de Microcontroladores RISC-V. Revista Digital del Departamento de Ingeniería e Investigaciones Tecnológicas, 7(1), 1-9. https://doi.org/10.54789/reddi.7.1.2spa
dc.identifier.urihttp://repositoriocyt.unlam.edu.ar/handle/123456789/1405-
dc.descriptionLa arquitectura RISC-V fue concebida con el fin de evitar los problemas de sobrecarga de instrucciones de las arquitecturas x86 y ARM. Su definición es abierta dejando librado los detalles de la microarquitectura al diseñador del procesador. Las implementaciones de microcontroladores RISC-V se comportan de manera distinta en cuanto a los accesos a datos de forma no alineada. Si bien los compiladores buscan evitar este tipo de accesos, determinadas estructuras de datos requieren los mismos en ámbitos donde la memoria es limitada. En este artículo se estudia la implementación de tres microarquitecturas RISC-V en cuanto a los accesos a memoria no alineados y se plantea un código que permite salvar la ejecución de programas que realizan accesos no alineados cuando la microarquitectura no tiene soporte para los mismos. En los casos donde la microarquitectura soporta accesos no alineados se estudia el impacto en la eficiencia de ejecución de instrucciones.spa
dc.descriptionFil: Gho, Edgardo Alberto. Universidad Nacional de La Matanza; Argentina.spa
dc.formatapplication/pdfspa
dc.format.extent9 p.spa
dc.languagespaspa
dc.publisherUniversidad Nacional de La Matanza. Departamento de Ingeniería e Investigaciones Tecnológicasspa
dc.relationinfo:eurepo/semantics/altIdentifier/doi/10.54789/reddi.7.1.2spa
dc.rightsinfo:eu-repo/semantics/openAccessspa
dc.rightshttps://creativecommons.org/licenses/by-nc/2.5/ar/spa
dc.sourceISSN: 2525-1333spa
dc.sourceRevista de investigación del departamento de Ingeniería e Investigaciones Tecnológicas. 2022, 7(1) : 1-9spa
dc.subjectSOPORTE LOGICOspa
dc.subjectPROGRAMAS DE COMPUTADORAspa
dc.titlePenalidades en lecturas no alineadas dentro de Microcontroladores RISC-Vspa
dc.typeinfo:eu-repo/semantics/articlespa
dc.typeinfo:ar-repo/semantics/artículospa
dc.typeinfo:eu-repo/semantics/publishedVersionspa
Aparece en las colecciones: 2022, Vol. 7, Nro. 1

Ficheros en este ítem:
Fichero Descripción Tamaño Formato  
ReDDI-7-2-Penalidades en lecturas no alineadas dentro de Microcontroladores RISC-V.pdf271.81 kBAdobe PDFVisualizar/Abrir


Los ítems de DSpace están protegidos por copyright, con todos los derechos reservados, a menos que se indique lo contrario.